Subversion Repositories pentevo

Rev

Blame | Last modification | View Log | Download | RSS feed | ?url?

  1.                 cpu     AM29240
  2.                 emulated class,convert,sqrt
  3.                 supmode on
  4.  
  5.                 page    0
  6.                 relaxed on
  7.  
  8.                 include reg29k
  9.  
  10.                 add     r128,r129,r130
  11.                 add     r129,r130,131
  12.                 add     r130,r131
  13.                 add     r131,132
  14.                 ; andere Op's dito...
  15.  
  16.                 dadd    r132,r133,r134
  17.                 dadd    r133,r134
  18.                 ; andere Op's dito
  19.  
  20.                 aseq    134,r135,r136
  21.                 aseq    135,r136,137
  22.  
  23.                 call    r136,$+0x048d0
  24.                 call    r137,0x30000
  25.                 call    r138,r139
  26.                 calli   r139,r140
  27.                 jmp     $
  28.                 jmpi    r141
  29.                 jmpf    r142,$
  30.                 jmpfi   r143,r144
  31.                 jmpfdec r144,$
  32.                 jmpt    r145,$
  33.                 jmpti   r146,r147
  34.  
  35.                 load    0,27,r160,r161
  36.                 loadl   27,r161,r162
  37.                 loadm   27,r162,163
  38.                 loadset 13,r163,r164
  39.                 store   13,r164,165
  40.                 storel  13,r165,r166
  41.                 storem  7,r166,167
  42.  
  43.                 class   r147,r148,2
  44.                 sqrt    r147,r148,2
  45.                 sqrt    r149,2
  46.  
  47.                 clz     r148,r149
  48.                 clz     r149,150
  49.  
  50.                 const   r150,151
  51.                 const   r151,-152
  52.                 const   r152,0x153154
  53.                 consth  r153,500
  54.                 constn  r154,0xffff1234
  55.                 constn  r155,-5
  56.                 constn  r156,0123
  57.  
  58.                 convert r157,r158,1,2,2,1
  59.                 exhws   r158,r159
  60.  
  61.                 halt
  62.                 iret
  63.  
  64.                 inv
  65.                 iretinv 2
  66.  
  67.                 emulate 20,lr10,lr11
  68.  
  69.                 mfsr    r148,lru
  70.                 mtsr    ipc,r148
  71.                 mtsrim  lru,0xa55a
  72.                 mftlb   r159,r160
  73.                 mttlb   r160,r161
  74.  
  75.                 add     lr122,lr110,0
  76.                 addc    gr10,gr30
  77.  
  78.                 add     gr20,gr40,gr60
  79.                 assume  rbp:0b0000000000000010
  80.                 add     gr20,gr40,gr60
  81.  
  82.                 ; register symbols
  83.  
  84. reg_r223        reg     r223
  85. reg_gr52        equ     gr52
  86. reg_lr119       reg     lr119
  87.  
  88.                 add     r223,gr52,lr119
  89.                 add     reg_r223,reg_gr52,reg_lr119
  90.                 add     r223,gr52,42
  91.                 add     reg_r223,reg_gr52,42
  92.