Subversion Repositories pentevo

Rev

Blame | Last modification | View Log | Download | RSS feed | ?url?

  1.  \subsubsection{Motorola 680x0/MCF5xxx}
  2.  
  3. {\em Default Integer Syntax: Motorola}
  4.  
  5. {\tt\begin{tabbing}
  6. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  7. DC[.$<$size$>$]\> DS[.$<$size$>$] \> FULLPMMU    \> FPU         \> PADDING \\
  8. PMMU       \> REG         \> SUPMODE \\
  9. \end{tabbing}}
  10.  
  11. \subsubsection{Motorola 56xxx}
  12.  
  13. {\em Default Integer Syntax: Motorola}
  14.  
  15. {\tt\begin{tabbing}
  16. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  17. DC         \> DS          \> PACKING     \> XSFR        \> YSFR \\
  18. \end{tabbing}}
  19.  
  20. \subsubsection{PowerPC}
  21.  
  22. {\em Default Integer Syntax: C}
  23.  
  24. {\tt\begin{tabbing}
  25. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  26. BIGENDIAN  \> DB          \> DD          \> DN          \> DQ \\
  27. DS         \> DT          \> DW          \> REG         \> SUPMODE \\
  28. \end{tabbing}}
  29.  
  30. \subsubsection{IBM PALM}
  31.  
  32. {\em Default Integer Syntax: IBM}
  33.  
  34. {\tt\begin{tabbing}
  35. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  36. DB         \> DD          \> DN          \> DQ          \> DS \\
  37. DT         \> DW          \> PORT        \> REG \\
  38. \end{tabbing}}
  39.  
  40. \subsubsection{Motorola M-Core}
  41.  
  42. {\em Default Integer Syntax: Motorola}
  43.  
  44. {\tt\begin{tabbing}
  45. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  46. DC[.$<$size$>$] \> DS[.$<$size$>$] \> REG \> SUPMODE \\
  47. \end{tabbing}}
  48.  
  49. \subsubsection{Motorola XGATE}
  50.  
  51. {\em Default Integer Syntax: Motorola}
  52.  
  53. {\tt\begin{tabbing}
  54. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  55. ADR        \> BYT         \> DC[.$<$size$>$] \> DFS     \> DS[.$<$size$>$] \\
  56. FCB        \> FCC         \> FDB         \> PADDING     \> REG \\
  57. RMB \\
  58. \end{tabbing}}
  59.  
  60. \subsubsection{Motorola 68xx/Hitachi 63xx}
  61.  
  62. {\em Default Integer Syntax: Motorola}
  63.  
  64. {\tt\begin{tabbing}
  65. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  66. ADR        \> BYT         \> DB          \> DC[.$<$size$>$] \> DFS     \\
  67. DS[.$<$size$>$] \> DW     \> FCB         \> FCC         \> FDB         \\
  68. PADDING     \> PRWINS(68HC11K4) \> RMB \\
  69. \end{tabbing}}
  70.  
  71. \subsubsection{Motorola/Freescale 6805/68HC(S)08}
  72.  
  73. {\em Default Integer Syntax: Motorola}
  74.  
  75. {\tt\begin{tabbing}
  76. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  77. ADR        \> BYT         \> DB          \> DC[.$<$size$>$] \> DFS     \\
  78. DS[.$<$size$>$] \> DW     \> FCB         \> FCC         \> FDB         \\
  79. PADDING     \> RMB \\
  80. \end{tabbing}}
  81.  
  82. \subsubsection{Motorola 6809/Hitachi 6309}
  83.  
  84. {\em Default Integer Syntax: Motorola}
  85.  
  86. {\tt\begin{tabbing}
  87. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  88. ADR        \> ASSUME      \> BYT         \> DB          \> DC[.$<$size$>$] \\
  89. DFS        \> DS[.$<$size$>$] \> DW      \> FCB         \> FCC \\
  90. FDB        \> PADDING     \> PLAINBASE   \> RMB \\
  91. \end{tabbing}}
  92.  
  93. \subsubsection{Konami 052001}
  94.  
  95. {\em Default Integer Syntax: Motorola}
  96.  
  97. {\tt\begin{tabbing}
  98. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  99. ADR        \> BYT         \> DB          \> DC[.$<$size$>$] DFS \\
  100. DS[.$<$size$>$] \> DW      \> FCB         \> FCC \> FDB        \\
  101. PADDING    \> RMB \\
  102. \end{tabbing}}
  103.  
  104. \subsubsection{Motorola 68HC12}
  105.  
  106. {\em Default Integer Syntax: Motorola}
  107.  
  108. {\tt\begin{tabbing}
  109. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  110. ADR        \> BYT         \> DB          \> DC[.$<$size$>$] \> DFS     \\
  111. DS[.$<$size$>$] DW        \> FCB         \> FCC         \> FDB \\
  112. PADDING     \> RMB \\
  113. \end{tabbing}}
  114.  
  115. \subsubsection{NXP S12Z}
  116.  
  117. {\em Default Integer Syntax: Motorola}
  118.  
  119. {\tt\begin{tabbing}
  120. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  121. ADR        \> BYT         \> DB          \> DC[.$<$size$>$] \> DEFBIT \\
  122. DEFBITFIELD \> DFS        \> DS[.$<$size$>$] \> DW          \> FCB \\
  123. FCC     \> FDB \> PADDING \> RMB \\
  124. \end{tabbing}}
  125.  
  126. \subsubsection{Motorola 68HC16}
  127.  
  128. {\em Default Integer Syntax: Motorola}
  129.  
  130. {\tt\begin{tabbing}
  131. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  132. ADR        \> ASSUME      \> BYT         \> DB          \> DC[.$<$size$>$] \\
  133. DFS        \> DS[.$<$size$>$] \> DW      \> FCB         \> FCC \\
  134. FDB         \> PADDING    \> RMB \\
  135. \end{tabbing}}
  136.  
  137. \subsubsection{Freescale 68RS08}
  138.  
  139. {\em Default Integer Syntax: Motorola}
  140.  
  141. {\tt\begin{tabbing}
  142. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  143. ADR        \> ASSUME      \> BYT         \> DB          \> DC[.$<$size$>$] \\
  144. DFS        \> DS[.$<$size$>$] \> DW      \> FCB         \> FCC \\
  145. FDB         \> PADDING \\
  146. \end{tabbing}}
  147.  
  148. \subsubsection{Hitachi H8/300(L/H)}
  149.  
  150. {\em Default Integer Syntax: Motorola}
  151.  
  152. {\tt\begin{tabbing}
  153. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  154. BIT    \> DC[.$<$size$>$] \> DS[.$<$size$>$] \> MAXMODE     \> PADDING \\
  155. REG    \\
  156. \end{tabbing}}
  157.  
  158. \subsubsection{Hitachi H8/500}
  159.  
  160. {\em Default Integer Syntax: Motorola}
  161.  
  162. {\tt\begin{tabbing}
  163. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  164. ASSUME          \> BIT    \> COMPMODE \> DATA   \> DC[.$<$size$>$] \\
  165. DS[.$<$size$>$] \> MAXMODE \> PADDING \> REG \\
  166. \end{tabbing}}
  167.  
  168. \subsubsection{Hitachi SH7x00}
  169.  
  170. {\em Default Integer Syntax: Motorola}
  171.  
  172. {\tt\begin{tabbing}
  173. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  174. COMPLITERALS \> DC[.$<$size$>$]  \>  DS[.$<$size$>$]  \>  LTORG    \> PADDING \\
  175. REG          \> SUPMODE \\
  176. \end{tabbing}}
  177.  
  178. \subsubsection{Hitachi HMCS400}
  179.  
  180. {\em Default Integer Syntax: Motorola}
  181.  
  182. {\tt\begin{tabbing}
  183. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  184. DATA       \> RES         \> SFR \\
  185. \end{tabbing}}
  186.  
  187. \subsubsection{Hitachi H16}
  188.  
  189. {\em Default Integer Syntax: Motorola}
  190.  
  191. {\tt\begin{tabbing}
  192. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  193. BIT        \> DC[.$<$size$>$]    \> DS[.$<$size$>$]   \> REG       \> SUPMODE \\
  194. \end{tabbing}}
  195.  
  196. \subsubsection{65xx/MELPS-740}
  197.  
  198. {\em Default Integer Syntax: Motorola}
  199.  
  200. {\tt\begin{tabbing}
  201. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  202. ADR        \> ASSUME      \> BYT         \> DB          \> DCB \\
  203. DDB        \> DFS         \> DS          \> DW          \> FCB \\
  204. FCC        \> FDB         \> RMB \\
  205. \end{tabbing}}
  206.  
  207. \subsubsection{65816/MELPS-7700}
  208.  
  209. {\em Default Integer Syntax: Motorola}
  210.  
  211. {\tt\begin{tabbing}
  212. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  213. ADR        \> ASSUME      \> BYT         \> DB          \> DD \\
  214. DDB        \> DN          \> DQ          \> DS          \> DT \\
  215. DW         \> DFS         \> FCB         \> FCC         \> FDB \\
  216. RMB \\
  217. \end{tabbing}}
  218.  
  219. \subsubsection{Mitsubishi MELPS-4500}
  220.  
  221. {\em Default Integer Syntax: Motorola}
  222.  
  223. {\tt\begin{tabbing}
  224. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  225. DATA       \> RES         \> SFR \\
  226. \end{tabbing}}
  227.  
  228. \subsubsection{Rockwell PPS-4}
  229.  
  230. {\em Default Integer Syntax: Intel}
  231.  
  232. {\tt\begin{tabbing}
  233. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  234. DATA       \> DC          \> DS          \> RES \\
  235. \end{tabbing}}
  236.  
  237.  
  238. \subsubsection{Mitsubishi M16}
  239.  
  240. {\em Default Integer Syntax: Intel}
  241.  
  242. {\tt\begin{tabbing}
  243. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  244. DB         \> DD          \> DN          \> DQ          \> DS \\
  245. DT         \> DW          \> REG \\
  246. \end{tabbing}}
  247.  
  248. \subsubsection{Mitsubishi M16C}
  249.  
  250. {\em Default Integer Syntax: Intel}
  251.  
  252. {\tt\begin{tabbing}
  253. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  254. DB         \> DD          \> DN          \> DQ          \> DS \\
  255. DT         \> DW          \> REG \\
  256. \end{tabbing}}
  257.  
  258. \subsubsection{DEC PDP-11}
  259.  
  260. {\em Default Integer Syntax: C}
  261.  
  262. {\tt\begin{tabbing}
  263. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  264. BYTE       \> CIS         \> EIS         \> FIS         \> FLT2 \\
  265. FLT4       \> FP11        \> REG         \> SUPMODE     \> WORD \\
  266. \end{tabbing}}
  267.  
  268. \subsubsection{WD16}
  269.  
  270. {\em Default Integer Syntax: C}
  271.  
  272. {\tt\begin{tabbing}
  273. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  274. BYTE       \> FLT3        \> REG         \> WORD \\
  275. \end{tabbing}}
  276.  
  277. \subsubsection{Olympia CP-3F/GI LP8000/SGS M380}
  278.  
  279. {\em Default Integer Syntax: Intel}
  280.  
  281. {\tt\begin{tabbing}
  282. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill  
  283. DC         \> DS          \> PORT \\
  284. \end{tabbing}}
  285.  
  286. \subsubsection{Intel 4004/4040}
  287.  
  288. {\em Default Integer Syntax: Intel}
  289.  
  290. {\tt\begin{tabbing}
  291. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill  
  292. DATA       \> DS          \> REG \\
  293. \end{tabbing}}
  294.  
  295. \subsubsection{Intel 8008}
  296.  
  297. {\em Default Integer Syntax: Intel}
  298.  
  299. {\tt\begin{tabbing}
  300. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill    
  301. DB         \> DD          \> DN          \> DQ          \> DS \\
  302. DT         \> DW          \> PORT        \> Z80SYNTAX   \\
  303. \end{tabbing}}
  304.  
  305. \subsubsection{Intel MCS-48}
  306.  
  307. {\em Default Integer Syntax: Intel}
  308.  
  309. {\tt\begin{tabbing}
  310. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  311. ASSUME     \> DB         \> DD          \> DN          \> DQ \\
  312. DS         \> DT         \> DW          \> REG \\
  313. \end{tabbing}}
  314.  
  315. \subsubsection{Intel MCS-(2)51}
  316.  
  317. {\em Default Integer Syntax: Intel}
  318.  
  319. {\tt\begin{tabbing}
  320. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  321. BIGENDIAN  \> BIT         \> DB          \> DD          \> DN \\
  322. DQ         \> DS          \> DT          \> DW          \> PORT \\
  323. REG        \> SFR         \> SFRB        \> SRCMODE \\
  324. \end{tabbing}}
  325.  
  326. \subsubsection{Intel MCS-96}
  327.  
  328. {\em Default Integer Syntax: Intel}
  329.  
  330. {\tt\begin{tabbing}
  331. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  332. ASSUME     \> DB          \> DD          \> DN          \> DQ \\
  333. DS         \> DT          \> DW \\
  334. \end{tabbing}}
  335.  
  336. \subsubsection{Intel 8080/8085}
  337.  
  338. {\em Default Integer Syntax: Intel}
  339.  
  340. {\tt\begin{tabbing}
  341. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  342. DB         \> DD          \> DN          \> DQ          \> DS \\
  343. DT         \> DW          \> PORT \\
  344. \end{tabbing}}
  345.  
  346. \subsubsection{Intel 8086/80186/NEC V20...V5x}
  347.  
  348. {\em Default Integer Syntax: Intel}
  349.  
  350. {\tt\begin{tabbing}
  351. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  352. ASSUME     \> DB          \> DD          \> DN          \> DQ \\
  353. DS         \> DT          \> DW          \> PORT \\
  354. \end{tabbing}}
  355.  
  356. \subsubsection{Intel i960}
  357.  
  358. {\em Default Integer Syntax: Intel}
  359.  
  360. {\tt\begin{tabbing}
  361. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill    
  362. DB         \> DD          \> DN          \> DQ          \> DS \\
  363. DT         \> DW          \> FPU         \> REG         \> SPACE \\
  364. SUPMODE    \> WORD \\
  365. \end{tabbing}}
  366.  
  367. \subsubsection{Signetics 8X30x}
  368.  
  369. {\em Default Integer Syntax: Motorola}
  370.  
  371. {\tt\begin{tabbing}
  372. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  373. LIV        \> RIV         \\  
  374. \end{tabbing}}
  375.  
  376. \subsubsection{Signetics 2650}
  377.  
  378. {\em Default Integer Syntax: Motorola}
  379.  
  380. {\tt\begin{tabbing}
  381. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  382. ACON       \> BIGENDIAN  \> DB          \> DD          \> DN \\
  383. DQ         \> DS         \> DT          \> DW          \> RES \\
  384. \end{tabbing}}
  385.  
  386. \subsubsection{Philips XA}
  387.  
  388. {\em Default Integer Syntax: Intel}
  389.  
  390. {\tt\begin{tabbing}
  391. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  392. ASSUME     \> BIT         \> DB          \> DC[.$<$size$>$] \> DD \\
  393. DN         \> DQ          \> DS[.$<$size$>$] \> DT      \> DW \\
  394. PADDING    \> PORT        \> REG         \> SUPMODE \\
  395. \end{tabbing}}
  396.  
  397. \subsubsection{Atmel AVR}
  398.  
  399. {\em Default Integer Syntax: C}
  400.  
  401. {\tt\begin{tabbing}
  402. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  403. BIT        \> DATA       \> DB          \> DD           \> DN \\
  404. DQ         \> DS         \> DT          \> DW           \> PACKING \\
  405. PORT       \> REG        \> RES         \> SFR \\
  406. \end{tabbing}}
  407.  
  408. \subsubsection{AMD 29K}
  409.  
  410. {\em Default Integer Syntax: C}
  411.  
  412. {\tt\begin{tabbing}
  413. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  414. ASSUME     \> DB          \> DD          \> DN          \> DQ \\
  415. DS         \> DT          \> DW          \> EMULATED    \> ERG \\
  416. SUPMODE \\
  417. \end{tabbing}}
  418.  
  419. \subsubsection{Siemens 80C166/167}
  420.  
  421. {\em Default Integer Syntax: Intel}
  422.  
  423. {\tt\begin{tabbing}
  424. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  425. ASSUME     \> BIT         \> DB          \> DD          \> DN \\
  426. DQ         \> DS          \> DT          \> DW          \> REG \\
  427. \end{tabbing}}
  428.  
  429. \subsubsection{Zilog Zx80}
  430.  
  431. {\em Default Integer Syntax: Intel}
  432.  
  433. {\tt\begin{tabbing}
  434. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  435. DB         \> DD          \> DEFB        \> DEFW        \> DN \\
  436. DQ         \> DS          \> DT          \> DW          \> EXTMODE \\
  437. LWORDMODE  \> PRWINS(Z180) \> REG \\
  438. \end{tabbing}}
  439.  
  440. \subsubsection{Zilog Z8}
  441.  
  442. {\em Default Integer Syntax: Intel}
  443.  
  444. {\tt\begin{tabbing}
  445. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  446. DB         \> DEFBIT      \> DD          \> DN          \> DQ \\
  447. DS         \> DT          \> DW          \> REG         \> SFR \\
  448. \end{tabbing}}
  449.  
  450. \subsubsection{Zilog Z8000}
  451.  
  452. {\em Default Integer Syntax: Intel}
  453.  
  454. {\tt\begin{tabbing}
  455. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  456. DB         \> DD          \> DEFBIT      \> DEFBITB    \> DN \\
  457. DQ         \> DS          \> DT          \> DW         \> PORT \\
  458. REG        \\
  459. \end{tabbing}}
  460.  
  461. \subsubsection{Xilinx KCPSM}
  462.  
  463. {\em Default Integer Syntax: Intel}
  464.  
  465. {\tt\begin{tabbing}
  466. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  467. CONSTANT   \> NAMEREG     \> REG \\
  468. \end{tabbing}}
  469.  
  470. \subsubsection{Xilinx KCPSM3}
  471.  
  472. {\em Default Integer Syntax: Intel}
  473.  
  474. {\tt\begin{tabbing}
  475. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  476. CONSTANT   \> DB         \> DD          \> DN          \> DQ \\
  477. DS         \> DT         \> DW          \> NAMEREG     \> PORT \\
  478. REG \\
  479. \end{tabbing}}
  480.  
  481. \subsubsection{LatticeMico8}
  482.  
  483. {\em Default Integer Syntax: C}
  484.  
  485. {\tt\begin{tabbing}
  486. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  487. DB         \> DD          \> DN         \> DQ          \> DS \\
  488. DT         \> DW          \> PORT       \> REG \\
  489. \end{tabbing}}
  490.  
  491. \subsubsection{Toshiba TLCS-900}
  492.  
  493. {\em Default Integer Syntax: Intel}
  494.  
  495. {\tt\begin{tabbing}
  496. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  497. DB         \> DD          \> DN         \> DQ          \> DS \\
  498. DT         \> DW          \> MAXIMUM    \> SUPMODE \\
  499. \end{tabbing}}
  500.  
  501. \subsubsection{Toshiba TLCS-90}
  502.  
  503. {\em Default Integer Syntax: Intel}
  504.  
  505. {\tt\begin{tabbing}
  506. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  507. DB         \> DD          \> DN         \> DQ          \> DS \\
  508. DT         \> DW \\
  509. \end{tabbing}}
  510.  
  511. \subsubsection{Toshiba TLCS-870(/C)}
  512.  
  513. {\em Default Integer Syntax: Intel}
  514.  
  515. {\tt\begin{tabbing}
  516. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  517. DB         \> DD          \> DN         \> DQ          \> DS \\
  518. DT         \> DW \\
  519. \end{tabbing}}
  520.  
  521. \subsubsection{Toshiba TLCS-47(0(A))}
  522.  
  523. {\em Default Integer Syntax: Intel}
  524.  
  525. {\tt\begin{tabbing}
  526. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  527. ASSUME     \> DB          \> DN         \> DD          \> DQ \\
  528. DS         \> DT          \> DW         \> PORT \\
  529. \end{tabbing}}
  530.  
  531. \subsubsection{Toshiba TLCS-9000}
  532.  
  533. {\em Default Integer Syntax: Intel}
  534.  
  535. {\tt\begin{tabbing}
  536. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  537. DB         \> DD          \> DN         \> DQ          \> DS \\
  538. DT         \> DW          \> REG \\
  539. \end{tabbing}}
  540.  
  541. \subsubsection{Toshiba TC9331}
  542.  
  543. {\em Default Integer Syntax: Intel}
  544.  
  545. {\tt\begin{tabbing}
  546. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  547. \end{tabbing}}
  548.  
  549. \subsubsection{Microchip PIC16C5x}
  550.  
  551. {\em Default Integer Syntax: Motorola}
  552.  
  553. {\tt\begin{tabbing}
  554. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  555. DATA       \> RES         \> SFR         \> ZERO \\
  556. \end{tabbing}}
  557.  
  558. \subsubsection{Microchip PIC16C8x}
  559.  
  560. {\em Default Integer Syntax: Motorola}
  561.  
  562. {\tt\begin{tabbing}
  563. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  564. DATA       \> RES         \> SFR         \> ZERO \\
  565. \end{tabbing}}
  566.  
  567. \subsubsection{Microchip PIC17C42}
  568.  
  569. {\em Default Integer Syntax: Motorola}
  570.  
  571. {\tt\begin{tabbing}
  572. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  573. DATA       \> RES         \> SFR         \> ZERO \\
  574. \end{tabbing}}
  575.  
  576. \subsubsection{Parallax SX20}
  577.  
  578. {\em Default Integer Syntax: Motorola}
  579.  
  580. {\tt\begin{tabbing}
  581. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  582. BIT        \> DATA        \> SFR         \> ZERO \\
  583. \end{tabbing}}
  584.  
  585. \subsubsection{SGS-Thomson ST6}
  586.  
  587. {\em Default Integer Syntax: Intel}
  588.  
  589. {\tt\begin{tabbing}
  590. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  591. ASCII      \> ASCIZ       \> ASSUME      \> BIT  \>  BYTE \\
  592. BLOCK      \> SFR         \> WORD \\
  593. \end{tabbing}}
  594.  
  595. \subsubsection{SGS-Thomson ST7/STM8}
  596.  
  597. {\em Default Integer Syntax: Intel}
  598.  
  599. {\tt\begin{tabbing}
  600. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  601. DC[.$<$size$>$] \> DS[.$<$size$>$]   \> PADDING \\
  602. \end{tabbing}}
  603.  
  604. \subsubsection{SGS-Thomson ST9}
  605.  
  606. {\em Default Integer Syntax: Intel}
  607.  
  608. {\tt\begin{tabbing}
  609. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  610. ASSUME     \> BIT         \> DB          \> DD          \> DN \\
  611. DQ         \> DS          \> DT          \> DW          \> REG \\
  612. \end{tabbing}}
  613.  
  614. \subsubsection{6804}
  615.  
  616. {\em Default Integer Syntax: Motorola}
  617.  
  618. {\tt\begin{tabbing}
  619. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  620. ADR        \> BYT         \> DB          \> DFS         \> DS \\
  621. DW         \> FCB         \> FCC         \> FDB         \> RMB \\
  622. SFR \\
  623. \end{tabbing}}
  624.  
  625. \subsubsection{Texas Instruments TMS3201x}
  626.  
  627. {\em Default Integer Syntax: Intel}
  628.  
  629. {\tt\begin{tabbing}
  630. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  631. DATA       \> PORT        \> RES \\
  632. \end{tabbing}}
  633.  
  634. \subsubsection{Texas Instruments TMS32C02x}
  635.  
  636. {\em Default Integer Syntax: Intel}
  637.  
  638. {\tt\begin{tabbing}
  639. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  640. BFLOAT     \> BSS         \> BYTE        \> DATA        \> DOUBLE \\
  641. EFLOAT     \> TFLOAT      \> LONG        \> LQxx        \> PORT \\
  642. Qxx        \> RES         \> RSTRING     \> STRING      \> WORD \\
  643. \end{tabbing}}
  644.  
  645. \subsubsection{Texas Instruments TMS320C3x/C4x}
  646.  
  647. {\em Default Integer Syntax: Intel}
  648.  
  649. {\tt\begin{tabbing}
  650. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  651. ASSUME     \> BSS         \> DATA        \> EXTENDED    \> PACKING \\
  652. SINGLE     \> WORD \\
  653. \end{tabbing}}
  654.  
  655. \subsubsection{Texas Instruments TM32C020x/TM32C05x/TM32C054x}
  656.  
  657. {\em Default Integer Syntax: Intel}
  658.  
  659. {\tt\begin{tabbing}
  660. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  661. BFLOAT     \> BSS         \> BYTE        \> DATA        \> DOUBLE \\
  662. EFLOAT     \> TFLOAT      \> LONG        \> LQxx        \> PORT \\
  663. Qxx        \> RES         \> RSTRING     \> STRING      \> WORD \\
  664. \end{tabbing}}
  665.  
  666. \subsubsection{Texas Instruments TMS320C6x}
  667.  
  668. {\em Default Integer Syntax: Intel}
  669.  
  670. {\tt\begin{tabbing}
  671. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  672. BSS         \> DATA        \> DOUBLE     \> PACKING     \> SINGLE \\
  673. WORD \\
  674. \end{tabbing}}
  675.  
  676. \subsubsection{Texas Instruments TMS99xx}
  677.  
  678. {\em Default Integer Syntax: Intel}
  679.  
  680. {\tt\begin{tabbing}
  681. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  682. BSS        \> BYTE        \> DOUBLE      \> PADDING     \> SINGLE \\
  683. WORD \\
  684. \end{tabbing}}
  685.  
  686. \subsubsection{Texas Instruments Instruments TMS1000}
  687.  
  688. {\em Default Integer Syntax: Intel}
  689.  
  690. {\tt\begin{tabbing}
  691. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  692. DB         \> DD          \> DN          \> DQ          \> DS \\
  693. DT         \> DW \\
  694. \end{tabbing}}
  695.  
  696. \subsubsection{Texas Instruments TMS70Cxx}
  697.  
  698. {\em Default Integer Syntax: Intel}
  699.  
  700. {\tt\begin{tabbing}
  701. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  702. DB         \> DD          \> DN          \> DQ          \> DS \\
  703. DT         \> DW \\
  704. \end{tabbing}}
  705.  
  706. \subsubsection{Texas Instruments TMS370}
  707.  
  708. {\em Default Integer Syntax: Intel}
  709.  
  710. {\tt\begin{tabbing}
  711. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  712. DB         \> DBIT        \> DN          \> DD          \> DQ \\
  713. DS         \> DT          \> DW \\
  714. \end{tabbing}}
  715.  
  716. \subsubsection{Texas Instruments MSP430}
  717.  
  718. {\em Default Integer Syntax: Intel}
  719.  
  720. {\tt\begin{tabbing}
  721. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  722. BSS        \> BYTE        \> PADDING     \> REG         \> WORD \\
  723. \end{tabbing}}
  724.  
  725. \subsubsection{National IMP-16}
  726.  
  727. {\em Default Integer Syntax: IBM}
  728.  
  729. {\tt\begin{tabbing}
  730. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  731. ASCII      \> LTORG       \> PORT        \> WORD \\
  732. \end{tabbing}}
  733.  
  734. \subsubsection{National IPC-16/INS8900}
  735.  
  736. {\em Default Integer Syntax: IBM}
  737.  
  738. {\tt\begin{tabbing}
  739. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  740. ASCII      \> ASSUME      \> LTORG       \> WORD \\
  741. \end{tabbing}}
  742.  
  743. \subsubsection{National SC/MP}
  744.  
  745. {\em Default Integer Syntax: C}
  746.  
  747. {\tt\begin{tabbing}
  748. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  749. BIGENDIAN  \> DB         \> DD          \> DN          \> DQ \\
  750. DS         \> DT         \> DW          \> REG \\
  751. \end{tabbing}}
  752.        
  753. \subsubsection{National INS807x}
  754.  
  755. {\em Default Integer Syntax: C}
  756.  
  757. {\tt\begin{tabbing}
  758. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  759. DB         \> DD          \> DN          \> DQ          \> DS \\
  760. DT         \> DW \\
  761. \end{tabbing}}
  762.        
  763. \subsubsection{National COP4}
  764.  
  765. {\em Default Integer Syntax: C}
  766.  
  767. {\tt\begin{tabbing}
  768. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  769. ADDR       \> ADDRW       \> BYTE        \> DB          \> DD \\
  770. DQ         \> DS          \> DSB         \> DSW         \> DT \\
  771. DW         \> FB          \> FW          \> SFR         \> WORD \\
  772. \end{tabbing}}
  773.  
  774. \subsubsection{National COP8}
  775.  
  776. {\em Default Integer Syntax: C}
  777.  
  778. {\tt\begin{tabbing}
  779. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  780. ADDR       \> ADDRW       \> BYTE        \> DB          \> DD \\
  781. DQ         \> DS          \> DSB         \> DSW         \> DT \\
  782. DW         \> FB          \> FW          \> SFR         \> WORD \\
  783. \end{tabbing}}
  784.  
  785. \subsubsection{National SC14xxx}
  786.  
  787. {\em Default Integer Syntax: C}
  788.  
  789. {\tt\begin{tabbing}
  790. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  791. DC         \> DC8         \> DS          \> DS8         \> DS16 \\
  792. DW         \> DW16 \\
  793. \end{tabbing}}
  794.  
  795. \subsubsection{National NS32xxx}
  796. {\tt\begin{tabbing}
  797. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  798. BIGENDIAN  \> BYTE        \> CUSTOM     \> DB           \> DD \\
  799. DOUBLE     \> DQ          \> DS         \> DT           \> DW \\
  800. FLOAT      \> FPU         \> LONG       \> PMMU         \> REG \\
  801. SUPMODE    \> WORD \\
  802. \end{tabbing}}
  803.  
  804. \subsubsection{Fairchild ACE}
  805.  
  806. {\em Default Integer Syntax: Intel}
  807.  
  808. {\tt\begin{tabbing}
  809. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  810. DB          \> DD          \> DN         \> DQ          \> DS \\
  811. DT          \> DW \\
  812. \end{tabbing}}
  813.  
  814. \subsubsection{Fairchild F8}
  815.  
  816. {\em Default Integer Syntax: Intel}
  817.  
  818. {\tt\begin{tabbing}
  819. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  820. DB          \> DD          \> DN         \> DQ          \> DS \\
  821. DT          \> DW          \> PORT \\
  822. \end{tabbing}}
  823.  
  824. \subsubsection{NEC $\mu$PD7800...$\mu$PD7806, $\mu$PD78(C)1x}
  825.  
  826. {\em Default Integer Syntax: Intel}
  827.  
  828. {\tt\begin{tabbing}
  829. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  830. ASSUME     \> DB          \> DD          \> DN          \> DQ \\
  831. DS         \> DT          \> DW          \> Z80SYNTAX   \\
  832. \end{tabbing}}
  833.  
  834. \subsubsection{NEC $\mu$PD7807...$\mu$PD7809}
  835.  
  836. {\em Default Integer Syntax: Intel}
  837.  
  838. {\tt\begin{tabbing}
  839. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  840. ASSUME     \> DB          \> DEFBIT      \>DD          \> DN \\
  841. DQ         \> DS         \> DT          \> DW \\
  842. \end{tabbing}}
  843.  
  844. \subsubsection{NEC 75xx}
  845.  
  846. {\em Default Integer Syntax: Intel}
  847.  
  848. {\tt\begin{tabbing}
  849. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  850. DB         \> DD          \> DN          \> DQ          \>DS \\
  851. DT         \> DW \\
  852. \end{tabbing}}
  853.  
  854. \subsubsection{NEC 75K0}
  855.  
  856. {\em Default Integer Syntax: Intel}
  857.  
  858. {\tt\begin{tabbing}
  859. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  860. ASSUME     \> BIT         \> DB          \> DD          \> DN \\
  861. DQ         \> DS          \> DT          \> DW          \> SFR \\
  862. \end{tabbing}}
  863.  
  864. \subsubsection{NEC 78K0}
  865.  
  866. {\em Default Integer Syntax: Intel}
  867.  
  868. {\tt\begin{tabbing}
  869. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  870. DB         \> DD          \> DN          \> DQ          \> DS \\
  871. DT         \> DW \\
  872. \end{tabbing}}
  873.  
  874. \subsubsection{NEC 78K2}
  875.  
  876. {\em Default Integer Syntax: Intel}
  877.  
  878. {\tt\begin{tabbing}
  879. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  880. BIT        \> DB         \> DD          \> DN          \> DQ \\
  881. DS         \> DT         \> DW \\
  882. \end{tabbing}}
  883.  
  884. \subsubsection{NEC 78K3}
  885.  
  886. {\em Default Integer Syntax: Intel}
  887.  
  888. {\tt\begin{tabbing}
  889. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  890. BIT        \> DB         \> DD          \> DN          \> DQ \\
  891. DS         \> DT         \> DW \\
  892. \end{tabbing}}
  893.  
  894. \subsubsection{NEC 78K4}
  895.  
  896. {\em Default Integer Syntax: Intel}
  897.  
  898. {\tt\begin{tabbing}
  899. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  900. BIT        \> DB         \> DD          \> DN          \> DQ \\
  901. DS         \> DT         \> DW \\
  902. \end{tabbing}}
  903.  
  904. \subsubsection{NEC $\mu$PD772x}
  905.  
  906. {\em Default Integer Syntax: Intel}
  907.  
  908. {\tt\begin{tabbing}
  909. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  910. DATA       \> PACKING     \> RES \\
  911. \end{tabbing}}
  912.  
  913. \subsubsection{NEC $\mu$PD77230}
  914.  
  915. {\em Default Integer Syntax: Intel}
  916.  
  917. {\tt\begin{tabbing}
  918. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  919. DS         \> DW          \> PACKING \\
  920. \end{tabbing}}
  921.  
  922. \subsubsection{NEC V60}
  923.  
  924. {\em Default Integer Syntax: Intel}
  925.  
  926. {\tt\begin{tabbing}
  927. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  928. DC[.$<$size$>$]\> DS[.$<$size$>$] \> PADDING \> REG         \> SUPMODE \\
  929. \end{tabbing}}
  930.  
  931. \subsubsection{Symbios Logic SYM53C8xx}
  932.  
  933. {\em Default Integer Syntax: C}
  934.  
  935. {\tt\begin{tabbing}
  936. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  937. DB         \> DD          \> DN          \> DQ          \> DS \\
  938. DT         \> DW \\
  939. \end{tabbing}}
  940.  
  941. \subsubsection{Fujitsu F$^{2}$MC8L}
  942.  
  943. {\em Default Integer Syntax: Intel}
  944.  
  945. {\tt\begin{tabbing}
  946. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  947. DB         \> DD          \> DN          \> DQ          \> DS \\
  948. DT         \> DW \\
  949. \end{tabbing}}
  950.  
  951. \subsubsection{Fujitsu F$^{2}$MC16L}
  952.  
  953. {\em Default Integer Syntax: Intel}
  954.  
  955. {\tt\begin{tabbing}
  956. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  957. DB         \> DD          \> DN          \> DQ          \> DS \\
  958. DT         \> DW \\
  959. \end{tabbing}}
  960.  
  961. \subsubsection{OKI OLMS-40}
  962.  
  963. {\em Default Integer Syntax: Intel}
  964.  
  965. {\tt\begin{tabbing}
  966. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  967. DATA       \> RES         \> SFR \\
  968. \end{tabbing}}
  969.  
  970. \subsubsection{OKI OLMS-50}
  971.  
  972. {\em Default Integer Syntax: Intel}
  973.  
  974. {\tt\begin{tabbing}
  975. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  976. DATA       \> RES         \> SFR \\
  977. \end{tabbing}}
  978.  
  979. \subsubsection{Panafacom MN161x}
  980.  
  981. {\em Default Integer Syntax: IBM}
  982.  
  983. {\tt\begin{tabbing}
  984. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  985. DC         \> DS          \> PACKING \\
  986. \end{tabbing}}
  987.  
  988. \subsubsection{Padauk PMC/PMS/PFSxxx}
  989.  
  990. {\em Default Integer Syntax: C}
  991.  
  992. {\tt\begin{tabbing}
  993. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  994. BIT        \> DATA       \> RES       \> SFR \\
  995. \end{tabbing}}
  996.  
  997. \subsubsection{Intersil 180x}
  998.  
  999. {\em Default Integer Syntax: Intel}
  1000.  
  1001. {\tt\begin{tabbing}
  1002. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1003. DB         \> DD          \> DN          \> DQ          \> DS \\
  1004. DT         \> DW \\
  1005. \end{tabbing}}
  1006.  
  1007.  
  1008. \subsubsection{XMOS XS1}
  1009.  
  1010. {\em Default Integer Syntax: Motorola}
  1011.  
  1012. {\tt\begin{tabbing}
  1013. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1014. DB         \> DD          \> DQ          \> DN          \> DS \\
  1015. DT         \> DW          \> REG \\
  1016. \end{tabbing}}
  1017.  
  1018. \subsubsection{ATARI Vector}
  1019.  
  1020. {\em Default Integer Syntax: Motorola}
  1021.  
  1022. {\tt\begin{tabbing}
  1023. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1024. \end{tabbing}}
  1025.  
  1026. \subsubsection{MIL STD 1750}
  1027.  
  1028. {\em Default Integer Syntax: Intel}
  1029.  
  1030. {\tt\begin{tabbing}
  1031. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1032. DATA       \> EXTENDED    \> FLOAT \\
  1033. \end{tabbing}}
  1034.  
  1035. \subsubsection{KENBAK}
  1036.  
  1037. {\em Default Integer Syntax: Intel}
  1038.  
  1039. {\tt\begin{tabbing}
  1040. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1041. BIT        \> DB          \> DD          \> DN          \> DQ \\
  1042. DS         \> DT          \> DW          \> REG \\
  1043. \end{tabbing}}
  1044.  
  1045. \subsubsection{CP-1600}
  1046.  
  1047. {\em Default Integer Syntax: IBM (hex), C (oct) }
  1048.  
  1049. {\tt\begin{tabbing}
  1050. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1051. BYTE       \> PACKING     \> RES         \> TEXT        \> WORD \\
  1052. ZERO \\
  1053. \end{tabbing}}
  1054.  
  1055. \subsubsection{HP Nano Processor}
  1056.  
  1057. {\em Default Integer Syntax: C }
  1058.  
  1059. {\tt\begin{tabbing}
  1060. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1061. \end{tabbing}}
  1062.  
  1063. \subsubsection{IM61x0}
  1064.  
  1065. {\em Default Integer Syntax: C}
  1066.  
  1067. {\tt\begin{tabbing}
  1068. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1069. DC         \> DECIMAL     \> DS          \> LTORG       \> OCTAL \\
  1070. ZERO \\
  1071. \end{tabbing}}
  1072.  
  1073. \subsubsection{Renesas RX}
  1074.  
  1075. {\em Default Integer Syntax: Intel}
  1076.  
  1077. {\tt\begin{tabbing}
  1078. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1079. BLKB       \> BLKW        \> BLKL        \> BLKD        \> BYTE \\
  1080. DOUBLE     \> ENDIAN      \> FLOAT       \> LWORD       \> WORD \\
  1081. \end{tabbing}}
  1082.  
  1083. \subsubsection{Sharp SC61860}
  1084.  
  1085. {\em Default Integer Syntax: Motorola}
  1086.  
  1087. {\tt\begin{tabbing}
  1088. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1089. ADR        \> BYT         \> DB          \> DC          \> DFS \\
  1090. DS         \> DW          \> FCB         \> FCC         \> FDB \\
  1091. RMB \\
  1092. \end{tabbing}}
  1093.  
  1094. \subsubsection{Sharp SC62015}
  1095.  
  1096. {\em Default Integer Syntax: Intel}
  1097.  
  1098. {\tt\begin{tabbing}
  1099. \hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\hspace{3cm}\=\kill
  1100. DN         \> DB          \> DD          \> DQ         \> DS \\
  1101. DT         \> DW \\
  1102. \end{tabbing}}